您的位置 首页 5G

JTAG仿真接口电路设计

本站为您提供的JTAG仿真接口电路设计,  连接测试组(JTAG,Joint Test Action Group)接口用于连接最小系统板和仿真器,实现仿真器对DSP的访问,JTAG接口的连接需要和仿真器上的接口一致。不论什么型号的仿真器,其JTAG接

  衔接测验组(JTAG,Joint Test AcTIon Group)接口用于衔接最小体系板和仿真器,完成仿真器对DSP的拜访,JTAG接口的衔接需求和仿真器上的接口共同。不论什么类型的仿真器,其JTAG接口都满意IEEE 1149.1的规范。满意IEEE 1149.1规范的14脚JTAG接口如图1所示。


  


  图1 14脚仿真口引脚


  一般情况下,最小体系板需求引出双排的14脚插针和图2所示的共同,图中引脚距离为0.1英寸,引脚宽度为0.025英寸,引脚长度为0.235英寸。在大多数情况下,假如开发板和仿真器之间的衔接电缆不超越6英寸,能够选用图2接法。需求留意的是其间DSP的EMU0和EMUI引脚都需求上拉电阻,引荐阻值为4.7kΩ或许10kΩ。假如DSP和仿真器之间的衔接电缆超越6英寸,有必要选用图3接法,在数据传输引脚加上驱动。


  



  图2 小大于6英寸的JTAG衔接办法


  



  图3 大于6英寸的JTAG衔接办法

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/yingyong/5g/70286.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部