现象一:这板子的PCB规划要求不高,就用细一点的线,主动布吧
点评:主动布线必定要占用更大的PCB面积,一起发生比手动布线好多倍的过孔,在批量很大的产品中,PCB厂家降价所考虑的要素除了商务要素外,便是线宽和过孔数量,它们别离影响到PCB的成品率和钻头的耗费数量,节省了供货商的本钱,也就给降价找到了理由。
现象二:这些总线信号都用电阻拉一下,感觉定心些。
点评:信号需求上下拉的原因许多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的体系常常是地址数据各32位,或许还有244/245阻隔后的总线及其它信号,几瓦的功耗就耗在这些电阻上了。
现象三:CPU和FPGA的这些不必的I/O口怎样处理?先让它空着吧,今后再说。
点评:不必的I/O口假如悬空的话,受外界的一点点搅扰就或许成为重复振动的输入信号了,而MOS器材的功耗底子取决于门电路的翻转次数。假如把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)
现象四:这款FPGA还剩这么多门用不完,可纵情发挥吧
点评:FPGA的功耗与被运用的触发器数量及其翻转次数成正比,所以同一类型的FPGA在不同电路不一起刻的功耗或许相差100倍。尽量削减高速翻越的触发器数量是下降FPGA功耗的底子办法。
现象五:这些小芯片的功耗都很低,不必考虑
点评:关于内部不太杂乱的芯片功耗是很难确认的,它主要由引脚上的电流确认,
现象六:既然是数字信号,边缘当然是越陡越好
点评:边缘越陡,其频谱规模就越宽,高频部分的能量就越大;频率越高的信号就越简单辐射(如微波电台可做成手机,而长波电台许多国有都做不出来),也就越简单搅扰其他信号,而自身在导线上的传输质量却变得越差,因而能用低速芯片的尽量运用低速芯片。