AD9865相关信息来自ADI官网,详细参数以官网发布为准,AD9865供给信息可在查IC网查找相关供给商。
产品概况
AD9865是一款混合信号前端(MxFE) IC,合适要求Tx和Rx途径功用的收发器运用,数据速率最高可达80 MSPS。灵敏的数字接口、省电形式和发射-接纳高隔离度,使该器材特别合适半双工和全双工运用。该数字接口极为灵敏,可与支撑半双工或全双工数据传输的数字后端完成简略接口,因而AD9865常常用来替代分立式ADC和DAC解决方案。省电形式能够下降单个功用模块的功耗,或许在半双工运用中关断未运用的模块。串行端口接口(SPI®)答应对许多功用模块进行软件编程。片内PLL时钟乘法器和频率合成器供给一切需求的内部时钟,以及单晶振或时钟源的外部时钟。
Tx信号途径由一个可旁路的2/4倍低通插值滤波器、一个10位TxDAC和一个线路驱动器组成。在输入数据速率为80 MSPS时,发射途径信号带宽能够高达34 MHz。TxDAC供给差分电流输出,可将该输出直接扶引至外部负载,或扶引至内部低失真电流放大器。电流放大器(IAMP)能够装备为电流或电压形式线路驱动器(选用两个外部NPN晶体管),能够供给23 dBm以上的峰值信号功率。Tx功率能够进行数字操控,规模为19.5 dB,步进为0.5 dB。
接纳途径由可编程放大器(RxPGA)、可调谐低通滤波器(LPF)和10位ADC组成。低噪声RxPGA具有−12 dB至+48 dB的可编程增益规模,步进为1 dB。关于36 dB以上的增益设置,其折合到输入端的噪声低于3 nV/rtHz。接纳途径LPF截止频率能够在15 MHz至35 MHz规模内设置,或许简略地予以旁路。10位ADC能够在5 MSPS至80 MSPS规模内完成超卓的动态功能。RxPGA和ADC均能供给可调整的功耗,以完成功耗/功能优化。
AD9865能够为许多宽带调制解调器供给高度集成的解决方案。它选用节约空间的64引脚芯片级封装,额外温度规模为−40°C至+85°C商用温度规模。
运用
- 电力线网络
- VDSL和HPNA
优势和特色
- 低成本3.3 V CMOS MxFE™,合适宽带调制解调器
- 10位数模转换器
- 2/4倍插值滤波器
- DAC更新速率:200 MSPS
- 集成23 dBm线路驱动器,具有19.5 dB增益操控规模
- 10位、80 MSPS模数转换器
- −12 dB至+48 dB低噪声RxPGA (< 3.0="" />
- 三阶可编程低通滤波器
- 灵敏的数字数据途径接口
- 半双工和全双工操作
- 与AD9975和AD9875向后兼容
- 多种关断/省电形式
- 内部时钟乘法器(PLL)
- 2路辅佐可编程时钟输出
- 供给64引脚芯片级封装或裸片
AD9865电路图
AD9865中文PDF下载地址
AD9865下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9865.pdf