太书面化的话我就不说了啊,有些东西就像书上写的,真的看着看着就想睡觉了,仍是大白话直白哈。
1、关于触发器的分类
触发器呢大体能够按这几个部分分类:1、按晶体管性质分,能够分为BJT集成电路触发器和MOS型集成电路触发器。2、按作业方法分,可分为异步作业方法和同步作业方法,异步作业方法也便是不受时钟操控,像根本RS触发器,同步方法便是受时钟操控,称为时钟触发器。3、按结构方法分,可分为坚持堵塞触发器,延边触发器,主从触发器等。4、按逻辑功用分,可分为RS触发器,JK触发器,D触发器,T触发器,T'触发器等。
2、关于触发器的逻辑功用
触发器整体来说有四种功用:分别是置“0”、置“1”、坚持、翻转。前两个不说了,便是凹凸电平,坚持便是坚持原状况不变,翻转便是从原状况变为他的反状况。
3、根本RS触发器
这是根本RS触发器原理图,详细作业原理就不写了吧,个人觉得比较好了解,就说几个我刚开始看的时分有些看不懂的当地吧。
1、关于负脉冲和低电平
所谓负脉冲呢,便是一个信号从高电平置为低电平,然后推迟一段时间后再置为高电平的进程,就像上图所示的脉冲。而低电平就没有回来高电平的进程。
2、关于Q端
咱们知道不管是置“1”端仍是置“0”端,操作的都是Q端,直接操作Q非端,刚开始我就过错的以为Sd非端操控相应上面的端口,其实不是,Rd非端和Sd非端都是操控Q端,即Sd非端一个负脉冲,Q端置“1”,Q端假如原状况便是“1”,则加一个负脉冲后原状况不改动。Rd非端一个负脉冲,Q端置“0”,Q端假如原状况便是“1”,则加一个负脉冲后原状况不改动。
3、两个端口都加负脉冲的状况下
按理说两个端口是不允许一起加负脉冲的,由于一旦两头一起加负脉冲,则两个输出端就都为“1”,这样与咱们以为的两个输出端的值互为反变量的准则就相违反了,但是在画时序图的时分,能够将两个输出端同画为高电平。重点是,当两个输入端都为低电平的时分,再把它们扳回高电平时,这时分输出端就会有两种成果,详细是哪种成果,这要取决于两个门电路的作业速度问题了。下面是时序图
下面是根本RS触发器的真值表
4、同步RS触发器
同步RS触发器是在根本RS触发器的基础上加了两个与非门,CP是时钟。
当CP为“0”时,下面两个门电路相当于被封死,这时榜首级门电路的输出端就都为"1",即坚持状况。当CP为“1”时,门电路被翻开,榜首级门电路的输出端分别为Rd非和Sd非,这就和方才的根本RS触发器相同了。
5、JK触发器
JK触发器的内部原理比较复杂,关于初学者来说,我觉得直接记住他的功用就能够了,这样不至于越学越模糊,当然有条件的朋友也能够自己去弄理解其间的原理
这是JK触发器的逻辑符号,其间C1代表时钟,左面那个箭头代表负脉冲有用,也便是说只要在时钟负脉冲降临的时分Q端才会发生改变(同步作业的状况,异步在外),R,S端为强制置“0”、“1”端,这两个端口不受时钟操控,能够逼迫置位,R端负脉冲置“0”,S端负脉冲置“1”,J、K端为信号端。
这张是JK触发器真值表,能够看出当R、S端都为“1”的状况下,信号端的J、K才会发挥作用,从上到下依次是“坚持”、置“0”、置“1”、翻转。
这样就能够得到JK触发器的特性表,有了这个表,咱们就能够写出他的特性方程
即
这是时序图,留意Q端只在时钟下降沿出改变
6、D触发器
这是D触发器的逻辑符号,留意时钟是高电平有用,R、S端是逼迫置位端,D为信号端
D触发器比较简单,真值表见下图
7、T触发器
真值表
8、T‘触发器
特性方程
T’触发器的重要使用,能够用作分频
9、最终展现一下我之前的著作,呵呵..
谢谢我们支撑,也期望各位大神给予纠错,纯手打…