DC/DC的噪声的影响三个参数首要为:占空比Duty;开关频率Fs;上升时间Tr。其间开关频率的影响其实很大,不仅仅是EMC的作用,在不同的案件里边能够得到不同的影响联系。
1)DCDC噪声源特性
DCDC的噪声的影响三个参数首要为:
占空比Duty:占空比上升导致噪声起伏上升
开关频率Fs:是的噪声衰减变在频谱上延伸了,开关频率一般咱们能够分为几个大类
20~100Khz:电感较大引起的本钱、尺度根本让低频规划渐渐不是一种挑选。
100~550Khz:首要的挑选挑选
开关频率首要对电感巨细、功率、RE/CE的特性影响比较大
上升时间Tr
补白:开关频率的影响其实很大,不仅仅是EMC的作用,在不同的案件里边能够得到不同的影响联系,如《Choosing the opTImum switching frequency of your DC/DC converter》所示:
2)如下面的案件所示
2.1)这是一个典型的BuckBoost的电源电路,没有病必需求过CISPR25 Class 3
2.2 初测成果
2.3 整改措施
2.3.1 原理剖析
两个开关环路中含有非接连的大电流环路是最首要的噪声源
添加Vin和Vss电容能够削减高频环路的电流
2.3.2 频率挑选
噪声重量和电流巨细,环路面积和频率成正比,和间隔成反比
以下依次为不同频率的作用比照(120、240和400Khz),深紫色为抖频的作用
2.3.2 开关速度的优化
2.3.3 布局优化影响
在布局上尽可能将C14(Vin-Vss%&&&&&%)放在续流二极管和MOSFET边上削减高频环路面积
以下是什物相片
弥补一些相关的资料,除开芯片厂家的尽力,咱们能参加的规划手法首要包含:
1)输入滤波优化
RSIL filter 5μH 100nF 50Ω
2)输出滤波优化
3)Snubber电路
小结:
1)感谢建宇兄的事例总结,咱们能够定量和定性的看这些参数的挑选对实践实验的成果
2)这个的规划,需求打通原理、核算、功用实验和实践验证的环路