如安在EDK中运用自己的 IP核呢? 这是很多人朝思暮想的工作。然而在EDK以及ISE的各种文档中对此却遮遮掩掩,欲语还休。
在以往的规划中,不管是简略的IPIF,仍是要在EDK中敞开的IP核中添加自己的一些修正。从前很是苦恼!
最近却有意外的收成。
不管你参加一个EDK IP核仍是一个 core generate 都会找到一个 data的文件夹例如:C:\Xilinx\12.1\ISE_DS\EDK\hw\XilinxProcessorIPLib\pcores\xps_central_dma_v2_01_c\data
在该文件夹中会有一个重要的文件。xps_central_dma_v2_1_0.mpd,xps_central_dma_v2_1_0.pao.
这两个文件的效果在于,对外部端口做了界说,其次对编译的文件,编译的次序做了规则。但是当你修正的时分需求嵌入一个FIFO,DSP时该怎么办呢?咱们知道这些核的存在方式往往是ngc或许edn等。这是后就要归功于一个bdd文件了。例如plbv46_pcie_v2_1_0.bbd。其内容如下:
################################################################################
##
## Copyright (c) 1995-2002 Xilinx, Inc. All rights reserved.
##
## opb_pci.bbd
##
## Black Box DefiniTIon
##
################################################################################
Files
afifo_16x136.ngc, dpram_36_512.ngc, dpram_36_512_32.ngc, dpram_36_1024.ngc, dpram_136_512.ngc, dpram_70_512.ngc, fifo_37x512.ngc, fifo_37x512_32.ngc, fifo_136x16.ngc, fifo_136x512.ngc, fifo_70x16.ngc, fifo_70x512.ngc, fifo_72x512.ngc, fifo_70x32.ngc, fifo_71x512.ngc
这就阐明在PCIE中用了这么多的核。其次,还要留意的一点是devl 文件夹。往往生成IP核的时分会发生这么一个文件夹。这个文件里边是一个ISE工程。其实ISE早就为你预备好了,仅仅没有清晰告知你罢了。 正确的使用这个工程吧。你会得到惊喜的。