1.导言
跟着集成电路职业制作工艺的飞速发展,芯片的集成度急剧添加,且具有较高的功用和复杂度。从规划开发和商场的视点来看,这些特征都对电路规划人员提出了新的应战。现在,规划复用技能已成为了解决问题的有用办法;依据业界经历,任何模块假如不作任何修正就可以在十个或更多项目中复用,都应以IP核的方式进行开发规划。
IP(Intellectual Property)核是指具有独立知识产权的电路核,用于完结特定的电路功用和结构,一般包含软核、硬核与固核[ 1 ]。软核是以P L D器材为方针载体用硬件描绘言语规划可复用电路,硬核是针对集成电路制作而规划的电路结构掩膜,固核是完结归纳后以网表方式存在的文件。在根据可编程逻辑器材(FPGA/CPLD)的工程规划中,因为开发工具的通用性、规划言语的标准化,使得电路的规划进程根本与器材硬件结构无关;以IP核方式规划的各种功用模块具有杰出的兼容性和移植性,恰当地复用这些IP核可使规划功率大大提高,下降规划本钱和开发周期。
当即下载浏揽全文:通讯接口免费IP核的使用.pdf