Altera日前推出该公司第10代FPGA和SoC(芯片体系),Altera公司产品营销资深总监Patrick Dorsey表明,第10代器材在工艺技术和体系结构基础上都进行了优化,以最低功耗完成了业界最好的功用和水平最高的体系集成度。初次发布的两个系列,Stratix 10 FPGA和SoC选用Intel 14nm Tri-Gate工艺和增强体系结构,内核功用进步至当时高端FPGA的两倍,并可节约70%功耗。Arria 10 FPGA和SoC选用了TSMC的20nm工艺,重塑了中端器材,在功用上逾越了当时的高端FPGA,一起功耗比当时的中端器材低40%。
Patrick Dorsey介绍说,Stratix 10 FPGA和SoC完成了业界最好的功用和最高水平的集成度,56Gbps收发器和大于10 TeraFLOP单精度DSP功用,是Altera前一代产品功用的2倍。Stratix 10在单个芯片上集成超越四百万个逻辑单元(LE),密度进步了4倍,并初次在高端产品中集成了第三代超高功用处理器体系,多芯片3D解决方案可集成SRAM、DRAM和ASIC,完成了高功用体系集成,总功耗比前一代产品下降70%。
Arria 10 FPGA和SoC以最低的中端器材功耗供给当时高端FPGA的功用和功用,运用针对TSMC 20nm工艺进行了优化的增强体系结构,Arria 10器材的特性和功用比现在的高端FPGA更丰厚,而功用进步了15%。Arria 10 FPGA和SoC集成包含115万逻辑单元、集成硬核IP和第二代处理器体系,该体系具有1.5GHz双核ARM Cortex-A9处理器,含有28Gbps收发器,带宽比当时一代产品高4倍,体系功用进步3倍,包含支撑2666Mbps DDR4以及15Gbps高速串行存储器,总功耗比现在中端器材节约了40%。
据了解,第10代FPGA和SoC由Altera的Quartus II开发软件和高档规划流程东西供给支撑,这包含OpenCL软件开发套件(SDK)、SoC嵌入式规划套装(EDS)和DSP Builder。与前一代产品比较,选用Quartus II软件,10代FPGA和SoC的编译时刻缩短8倍,坚持了现在业界最快的编译时刻。Patrick Dorsey称,编译时刻的有用缩短,是因为选用了现代多核计算技术的前沿软件算法。
Patrick Dorsey说,现在已有客户在运用Quartus II软件开发Arria 10 FPGA。Arria 10器材第一批样片将于2014年年头出售。2013年可供给14nm Stratix 10 FPGA测验芯片,2014年为Stratix 10 FPGA供给Quartus II软件支撑。