摘要
Giga ADC是TI推出的采样率大于1GHz的数据转化产品系列,首要运用于微波通讯、卫星通讯以及仪器仪表。本文介绍了Giga ADC的首要架构以及ADC输出杂散的成因剖析,以及优化功用的首要办法。
1、Giga ADC架构及TI的Giga ADC
1.1 Giga ADC架构演进
Giga ADC现在现已广泛的运用于数据收集、仪器仪表、雷达和卫星通讯体系;跟着采样速率和精度的进一步进步,越来越多的无线通讯厂商开端考虑运用Giga ADC完成真实的软件无线电。软件无线电不只能够简化接纳通道规划,一同能够便利不同渠道的移植和晋级,然后下降开发本钱和周期。

Figure 1列出了在运用各种采样架构下,采样精度和采样速率之间联系。跟着技能和工艺的开展,各种架构能够支撑的采速率在不断的进步,但就现在的水平来看,要完成1Gpbs以上的采样率,有必要选用Flash或许折叠(Folding)架构。
这首要是由于在其它架构中,都选用了反应环路;这些反应环路的传输延时约束了ADC速率的进一步进步。例如在pipeline中,每一级都有一个DAC,用于把本级的数据输出转化成模仿信号,反应给本级的模仿输入,取差今后扩大输出给下一级。相似的约束也存在于Subranging或许multi-step架构中,都需求一个反应环路辅佐判定。
另一方面,尽管现在业界最快的ADC架构是Flash架构,但一个N bit的flash ADC需求2N-1个比较器,当N=8时,比较器的数量将会十分巨大;而且跟着转化精度的添加,后端的译码逻辑也会变得反常杂乱;这些都会对芯片的体积和功耗构成很大的影响。
所以在TI的Giga ADC中,选用了折中的折叠(folding)架构。事实上,折叠是和flash相似的架构,不同的是,在折叠架构中,输入信号别离经过了粗分ADC和折叠电路+细分ADC;折叠电路的抱负传输特性为三角状循环的折叠信号。以一个8bit ADC为例,粗分ADC输出3bit,细分ADC输出5bit。如Figure 2和Figure 3所示,折叠电路共折叠了8次,将满量程的输入规模等分为8段,别离对应3位粗分ADC转化发生的高位bit(MSB);一同对上述折叠电路输出信号进行5位细化转化得到低位bit(LSB);终究高、低位数字码合起来组成8位的数字输出。
关于一个8bit ADC,选用折叠电路架构所需求的比较器个数为

,

(m = 3,n = 5);假如选用flash架构,则需求比较器的个数为。清楚明了,选用折叠架构大大下降了比较器的个数。


1.2 TI Giga ADC产品介绍
TI在曩昔的十年傍边,运用立异的ADC架构和工艺技能,不断的改写业界Giga ADC的采样速率和转化精度,最新的产品现已能够到达5Gbps @ 7.6bit(LM97600)和4Gpbs @ 12bit(ADC12D2000RF)。Figure 4是现在TI全系列的Giga ADC产品:

2、TI Giga ADC架构介绍
本章节中将详细评论Giga ADC的各个功用模块。在实践运用中,规划者一般都会选用Folding + interpolation + calibration的架构,用于进一步简化规划,下降功耗和进步精度。

上图是一个典型的folding-interpolation架构的Giga ADC框图。在这类ADC中,为了处理模仿输入端的匹配差错和输入偏置差错,集成了一个校准信号源,在不需求外部输入的状况下,完成芯片的前台校准,使芯片到达最大功用。除此之外,还包括输入的buffer,采保电路,folding interpolation电路以及比较器、encoder和LVDS输出电路。
2.1 Input mux
在Figure 5中能够看到,为了尽或许的把输入链路上一切器材包括到校准环路中,校准信号的输入开关加在了输入电路的最F前端。这对开关电路的线性和带宽提出了很高的要求。在TI的Giga ADC电路中,选用了constant Vgst NMOS pass-gate电路,这种电路不只宽频带内导通电阻安稳不变,失真小,而且功耗低。
电路校准只在器材上电或许器材作业温度发生明显变化的时分才会建议,输入校准开关也只在这个时分才会导通。

2.2 Interleaved TH
在高速ADC规划中,为了到达更高的采样速率,选用了interleaved的架构,即一个模仿输入,输入到两个相同的ADC中,但这两个ADC的采样速率相同,相位相反;终究芯片的数字部分把两路ADC的输出信号从头整合,到达了相关于每路ADC两倍的采样速率。将采样坚持电路放在榜首级buffer之后,首要是由于这一级buffer下降了输入信号的负载和kickback噪声,便利宽带匹配;一同下降了采保电路的作业频率,使得采保电路和第二级buffer的规划和功耗大大简化。
需求留意的是,在interleaved架构中,两路采样坚持电路和buffer的偏置和增益差错,以及两路采样时钟之间的相位差错,都会给整个ADC体系SNR带来很大的影响。在规划中,两路电路选用了彻底镜像的规划,一同两路电路都在校准环路里,有用的下降了这些差错带来的功用恶化。

2.3 Preamplifier
预扩大电路处于采保电路之后,比较器之前,包括第二级输入buffer,折叠内插电路等。预扩大电路的首要功用包括输入信号的扩大,以下降电路偏置差错对功用的影响;输入信号的折叠处理,将输入信号经过折叠电路分红若干部分,然后下降比较器的个数;经过内插电路添加信号过零点,削减折叠电路模块。
2.3.1 第二级输入buffer
第二级输入buffer的首要效果便是要把采保电路输出的伪差分信号经过差分扩大器转化成真实的差分信号,以到达更好的电源按捺比和便利后级处理。第二级buffer输出的差分信号分红两路,一路输出给粗分转化电路,用于判定输入信号处于那一个折叠区;一路输出给细分转化电路,输出详细的转化数据。
2.3.2 折叠电路

Figure 8为一种实践折叠电路及其直流传输特性。Figure 8(a)中,输入信号Vin和5个量化参阅电平Va、Vb、Vc、Vd和Vf;5个源极耦合对的漏极替换衔接,经过负载电阻R1和R2的IV改换,构成一对5倍折叠(折叠率F = 5)的差分折叠信号Vo+与Vo-,如Figure 8(b)所示。Figure 8(b)中,直流传输特性上差分输出为零的点称为过零点。可见,除了过零点邻近,实践折叠电路的传输特性存在着必定的非线性区域。为处理非线性区域上输入信号的量化问题,可选用两个具有必定相位差的折叠信号,如Figure 9所示。它们之间的相位差保证了各自的非线性区域彼此错开。

当一个折叠输出信号不是在线性区域规模内时,另一个折叠输出信号刚好在线性区域内,反之亦然。这种办法能够推行到相位差更小的一组折叠信号的状况,以减小非线性区域的影响。直至,相邻折叠信号的过零点只相距一个量化单位(LSB)时,每个与折叠电路衔接的比较器只需检出过零点。此刻,折叠结构ADC不再要求折叠信号的线性区域规模,只要求过零点的精度。
在折叠电路规划中,一级折叠电路折叠率不宜过高,这首要是由于,假如一级折叠率过高,那么这么多输出经过长的走线衔接到一同输出给下一级比较器,寄生电容关于后级的影响变得不行疏忽。在TI的Giga ADC中,一般选用多级折叠电路级连的方法,例如,假如要完成一个折叠率为9的电路,选用了两级折叠级连,每级的折叠率是3,如Figure 10所示。

2.3.3 内插电路
直接运用折叠电路来发生一切2N个过零点,ADC的功耗与输入%&&&&&%都很大。一般的处理办法是选用折叠-内插结构,如Figure 11所示。每两个折叠电路的输出之间衔接一个插值电阻串,运用插值电阻的分压效果得到两个折叠电压信号之间的插值电压。每个插值节点作为输出,插值的数目称为内插率I;Figure 11是当I=4的内插成果,两边为原始的由折叠电路发生的折叠信号,夹在其间的3个信号是被节约的、由内插电路发生的折叠信号。这样,经过4倍的内插,每4个折叠信号能够节约3个折叠电路。

经过折叠内插电路的波形如下图所示:

2.3.4 均匀电路
前面说到,影响电路精度的首要差错是差分信号的偏置差错。下降差分电路的偏置差错能够添加晶体管的面积。但由于在折叠电路中,偏置差错不只仅来自于差分电路,折叠电路中其它饱满支路的输出电流也添加了整个电路的偏置差错,简略的添加电路晶体管面积并不能有用的下降差错。由于各个扩大电路的偏置差错是不相关的,这儿选用了迭代的技能,使某一输出节点的偏置差错不只仅取决于自身扩大电路,还和相邻其它并行扩大电路输出有关,偏置差错经过扩大电路输出的迭代而随机化,下降了整个电路的偏置差错。
2.4 校准电路
前面说到的各种规划电路有用的进步了ADC的线性功用和带宽,但在TI Giga ADC,依然集成了校准电路,用以进一步优化ADC的功用。这部分校准电路包括27个高精度校准电压,选用轮询的方法顺次输入到输入级的开关,并依据校准信号的输出成果经过DAC调整预扩大电路的偏置电流,到达校准批改的成果。
经过Figure 5能够看到,输入级的MUX开关,采保电路,输入buffer的偏置差错以及折叠电路的偏置差错等包括在校准环路里,经过校准不只仅进步了扩大电路的线性,而且进步了体系在interleave形式下两路ADC之间的共同性,改进了体系的杂散功用。
3、Giga ADC杂散的剖析
ADC运用中,输出的杂散信号决议了ADC的动态规模。在传统的流水线ADC中,起决议效果的首要是谐波杂散,即输入信号的二次、三次或更高次谐波混叠进入榜首个Nyquist区。除此以外,Giga ADC的interleave架构带来了其它杂散。如前文说说到的,为了到达更高的采样速率,每路ADC实践包括两个子ADC,这两个子ADC作业在interleave形式下。在这种状况下,两路子ADC之间的失配将会发生新的杂散信号。整体来说,Giga ADC的杂散首要分为三类杂散信号:1)interleave杂散;2)固定频点杂散;3)和输入信号相关的杂散。
3.1 Interleave相关的杂散
Interleave形式,如Figure 7所示,便是相同的输入信号,输入到两个(或N个)采样率相同,但采样时钟相位相反(或相差2πN)的ADC中,然后到达采样率增倍的意图。但由于两路ADC不行能彻底共同,存在一些失配,然后导致了一些输出杂散的生成。这些失配包括偏置差错、增益差错以及采样时钟的相位差错。
这儿假定:
N:一路ADC中包括的子ADC个数
Fin:输入有用信号
Fnoise:输出的杂散信号
Fs:ADC采样时钟
3.1.1 输入偏置差错

假定ADC其它参数都是抱负的,只考虑输入偏置差错。经过数学剖析能够得到,输入偏置差错带来的杂散首要散布在

从Figure 13能够看出,输入偏置差错带来的杂散和输入信号的起伏和频率没有联系,从频域上看,均匀的散布在榜首Nyquist区。由输入偏置带来的杂散固定的散布在公式一给出的各个频点。
3.1.2 输入增益差错

假定输入电路除增益差错以外,其它参数都是抱负的,能够看出当输入信号起伏增大时,增益差错也随之变大。输出的差错信号相似于输入信号的一个调幅输出,能够得到,增益差错导致的杂散信号呈现方位如下:

从剖析能够看出,由于增益差错导致的输出杂散起伏和输入信号的频率无关,但和输入信号的起伏有关,输入信号起伏变大时,杂散起伏添加;反之亦然。
3.1.3 采样时钟的相位差错

假如两个或多个采样时钟之间存在相位差错(skew),同样会带来杂散。由于相位差错带来的差错最大呈现在输入信号压摆率最大的当地,即过零点,即这类杂散相似于输入信号的调频输出。杂散信号呈现的方位在:

采样时钟的相位差错和输入增益差错带来的杂散方位相同,但相位差错输出的杂散和输入频率有关,当输入频率越高,差错越大;而偏置差错和增益差错带来的杂散和输入频率无关。
3.2 固定频点杂散
相关于interleave杂散,固定频点杂散和输入信号的频点无关,首要取决与体系时钟,ADC及子ADC的采样时钟,数据输出的随路时钟以及体系中其他时钟源的耦合搅扰。固定频点杂散由于方位固定,运用中很简单预判这些杂散,然后在体系规划中躲避这些杂散存在的频点。
3.2.1 采样时钟杂散
如Figure 16所示,当四个ADC作业在interleave形式下,四个ADC的采样率都是Fclk,但相位相差90度,这样整个ADC通道的实践采样率为4Fclk;输出的频谱中,在Fclk频点处有一个固定的采样时钟杂散。这个首要是时钟的走漏,采样时钟从芯片内部或板上耦合到数据的输出。

3.2.2 数据输出的随路时钟
在Giga ADC中,数据的输出是并行LVDS总线;一同这些总线能够12 Demux或许Non-demux;在Non-demux,数据速率和采样速率是共同的;在Demux形式下,数据速率下降一倍,但数据总线添加一倍。一同,Giga ADC数据输出的随路时钟能够是DDR或SDR,如下图所示。在Demux和DDR一同使能的状况下,随路时钟DCLK仅仅采样时钟的14,这个时钟杂散或许呈现在Fs4的当地。

3.3 和输入相关的杂散
前面说到,和输入相关的杂散首要是输入信号的奇偶次谐波混叠进入ADC的榜首Nyquist区。这类杂散首要经过外部的抗混叠滤波器加以滤除以及信号输入端的匹配,差分两头的平衡来优化。这类杂散在传统的ADC中现已评论许多,这儿就不再赘述。
3.4 杂散信号的优化
为了到达最佳的输出杂散功用,在Giga ADC,首要选用了校准环路,来优化输入电路的偏置差错、增益差错。如下图所示,在校准前后,ADC的功用能够优化10dBc以上。


一同,当Giga ADC作业在DES mode,两路采样时钟间的skew关于Fs2-fin的杂散十分重要;芯片供给了两路采样时钟的skew调整功用,能够经过寄存器的装备来下降Fs2–fin的杂散,如下图所示。


除此之外,ADC的外部输入电路规划也需求尽量优化,保证两路差分电路的平衡共同,阻抗的匹配。Giga ADC供给了DESI,DESQ,DESIQ,DESCLKIQ等几种DES形式下输入结构;归纳输入平整度,插入损耗和终究的ADC功用测验成果,DESIQ形式的功用最佳,而且引荐选用多层Balun和以下的输入电路。

4、定论
本文首要介绍了TI Giga ADC选用的架构,经过这一先进的架构,TI完成了业界最高采样率的12bit10bit ADC,并被广泛运用到了卫星、雷达、微波等通讯范畴。一同本文也剖析介绍了Giga ADC中的输出杂散的构成原因,以及相应的优化办法。