当今许多运用要求高速采样模数转换器(ADC)具有12位或以上的分辨率,以便用户能够进行更准确的体系丈量。惋惜的是,更高的分辨率也意味着体系对噪声愈加灵敏。体系分辨率每进步一位,例如从12位进步到13位,体系对噪声的灵敏度就会进步一倍。因而,关于ADC规划,规划人员有必要考虑一个常常被忘记的噪声源——体系电源。ADC是灵敏器材,为了完成数据手册所述的最佳额定功能,应当平等看待模仿、时钟和电源等一切输入端。噪声来历很多,形式多样,噪声辐射会影响功能。
当今电子业界的时尚概念是新规划在下降成本的一起还要“绿色环保”。详细到便携式运用,它要求下降功耗、简化散热办理、最大化电源功率并延伸电池运用时间。可是,大多数ADC的数据手册主张运用线性电源,由于其噪声低于开关电源。这在某些情况下或许的确如此,但新的技术进步现已证明,开关电源也能够用于通讯和医疗运用。
本文介绍关于了解高速ADC电源设计至关重要的各种测验丈量办法。为了确认转换器对供电轨噪声影响的灵敏度,以及确认供电轨有必要处于何种噪声水平才能使ADC完成预期功能,有两种测验十分有用:一般称为电源按捺比(PSRR)和电源调制比(PSMR)。
何谓电源按捺
当供电轨上有噪声时,决议ADC功能的要素主要有两个,它们是PSRR-dc、PSRR-ac和PSMR。PSRR-dc指电源电压的改动与由此产生的ADC增益或失调差错的改动之比值,它能够用最低有用位(LSB)的分数、百分比或对数dB (PSR = 20 × log10 (PSRR))来标明,一般规则选用直流条件。
可是,这种办法只能提醒ADC的一个额定参数随电源电压或许会怎么改动,因而无法证明转换器的稳定性。更好的办法是在直流电源之上施加一个沟通信号,然后测验电源按捺功能(PSRR-ac),然后自动经过转换器电路耦合信号(噪声源)。这种办法本质上是对转换器进行衰减,将其本身表现为杂散(噪声),它会以某一给定起伏提升至超越转换器的噪声基底值。其含义是标明在注入噪声和起伏给定的条件下转换器何时会溃散。一起,这也能让规划人员了解到多大的电源噪声会影响信号或加入到信号中。PSMR则以不同的办法影响转换器,它标明当与施加的模仿输入信号进行调制时,转换器对电源噪声影响的灵敏度。这种影响表现为施加于转换器的IF频率邻近的调制,假如电源规划不谨慎,它或许会严重破坏载波边带。
总归,电源噪声应当像转换器的任何其它输入相同进行测验和处理。用户有必要了解体系电源噪声,不然电源噪声会进步转换器噪声基底,约束整个体系的动态规模。
电源测验
图1所示为在体系板上丈量ADC PSRR的设置。别离丈量每个电源,以便更好地了解当一个沟通信号施加于待测电源之上时,ADC的动态特性。开始时运用一个高容值电容,例如100uF非极化电解质电容。选用1mH的电感来充任直流电源的沟通阻断器,一般将它称为“偏置-T”,能够购买选用连接器式封装的产品。
运用示波器丈量沟通信号的起伏,将一个示波器探针放在电源进入待测ADC的电源引脚上。为简化起见,将施加于电源上的沟通信号量界说为一个与转换器输入满量程相关的值。例如,假如ADC的满量程为2Vpp,则运用200mVpp或-20dB。接下来让转换器的输入端接地(不施加模仿信号),查找噪声基底/FFT频谱中处于测验频率的差错杂散,如图2所示。若要核算PSRR,只需从FFT频谱上所示的差错杂散值中减去–20dB即可。例如,假如差错杂散出现在噪声基底的-80dB处,则PSRR为-80dB – (-20dB),即-60dB(PSRR = 差错杂散(dB) – 示波器丈量成果(dB))。-60dB的值好像不太正常,但假如换算成电压,它相当于1 mV/V(或10-60/20),这个数字关于任何转换器数据手册中的PSRR标准而言都并不罕见。
下一步是改动沟通信号的频率和起伏,以便确认ADC在体系板中的PSRR特性。数据手册中的大部分数值是典型值,或许只针对最差工作条件或最差功能的电源。例如,相关于其它电源,+5 V模仿电源或许是最差的。应保证一切电源的特性都有阐明,假如阐明得不全面,请咨询厂家。这样,规划人员将能为每个电源设置恰当的规划约束条件。
请记住,运用LC装备测验PSRR/PSMR时有一个缺陷。当扫描方针频段时,为使ADC电源引脚抵达所需的输入电平,波形产生器输出端所需的信号电平或许十分高。这是由于LC装备会在某一频率(该频率取决于所选的值)构成陷波滤波器。这会大大添加陷波滤波器处的接地电流,该电流或许会进入模仿输入端。要处理这一问题,只需在测验频率形成丈量困难时换入新的LC值。这儿还应留意,LC网络在直流条件下也会产生损耗。记住要在ADC的电源引脚上丈量直流电源,以便补偿该损耗。例如,+5V电源经过LC网络后,体系板上或许只需+4.8V。要补偿该损耗,只需升高电源电压即可。
PSMR的丈量办法基本上与PSRR相同。不过在丈量PSMR时,需将一个模仿输入频率施加于测验设置,如图3所示。
另一个区别是仅在低频施加调制或差错信号,意图是调查此信号与施加于转换器的模仿输入频率的混频效应。关于这种测验,一般运用1-100kHz频率。只需能在基频周围看到差错信号即混频成果,则阐明差错信号的起伏能够坚持相对稳定。但也无妨改动所施加的调制差错信号起伏,以便进行查看,保证此值稳定。为了取得终究成果,最高(最差)调制杂散相关于基频的起伏之差将决议PSMR标准。图4所示为实测PSMR FFT频谱的示例。
电源噪声剖析
关于转换器和终究的体系而言,有必要保证恣意给定输入上的噪声不会影响功能。前面现已介绍了PSRR、PSMR及其重要含义,下面将经过一个示例阐明怎么运用所测得的数值。该示例将有助于规划人员理解,为了了解电源噪声并满意体系规划需求,应当留意哪些方面以及怎么正确规划。
首要挑选转换器,然后挑选调节器、LDO、开关调节器或其它器材。并非一切调节器都适用。应当查看调节器数据手册中的噪声和纹波方针,以及开关频率(假如运用开关调节器)。典型调节器在100 kHz带宽内或许具有10 μV rms噪声。假定该噪声为白噪声,则它在方针频段内相当于31.6 nVrms/rt-Hz的噪声密度。
接着查看转换器的电源按捺方针,了解转换器的功能何时会由于电源噪声而下降。在fs/2的榜首奈奎斯特区,大多数高速转换器的PSRR典型值为60 dB (1 mV/V)。假如数据手册未给出该值,请按照上述办法进行丈量,或许问询厂家。
运用一个2Vpp满量程输入规模、78dB SNR和125MSPS采样速率的16位ADC,其噪声基底为11.26 nVrms。任何来历的噪声都有必要低于此值,以防其影响转换器。在榜首奈奎斯特区,转换器噪声将是89.02 μV rms (11.26 nVrms/rt-Hz) × sqrt(125MHz/2)。尽管调节器的噪声(31.6 nv/rt-Hz)是转换器的两倍以上,但转换器有60dB的PSRR,它会将开关调节器的噪声按捺到31.6 pV/rt-Hz (31.6 nV/rt-Hz × 1 mV/V)。这一噪声比转换器的噪声基底小得多,因而调节器的噪声不会下降转换器的功能。
电源滤波、接地和布局相同重要。在ADC电源引脚上添加0.1μF电容可使噪声低于上述核算值。请记住,某些电源引脚汲取的电流较多,或许比其它电源引脚更灵敏。因而应当慎用去耦电容,但要留意某些电源引脚或许需求额定的去耦电容。在电源输出端添加一个简略的LC滤波器也有助于下降噪声。不过,当运用开关调节器时,级联滤波器能将噪声按捺到更低水平。需求记住的是,每添加一级增益就会每10倍频程添加大约20dB。
终究需求留意的一点是,上述剖析仅针对单个转换器而言。假如体系涉及到多个转换器或通道,噪声剖析将有所不同。例如,超声体系选用许多ADC通道,这些通道以数字办法求和来进步动态规模。基本原理是:通道数量每添加一倍,转换器/体系的噪声基底就会下降3dB。关于上例,假如运用两个转换器,转换器的噪声基底将变为一半(-3dB);假如运用四个转换器,噪声基底将变为-6dB。之所以如此,是由于每个转换器能够当作不相关的噪声源来对待。不相关噪声源彼此之间是独立的,因而能够进行RSS(平方和的平方根)核算。终究,跟着通道数量添加,体系的噪声基底下降,体系将变得更灵敏,对电源的规划约束条件也更严厉。
本文小结
要想消除运用中的一切电源噪声是不或许的。任何体系都不或许彻底不受电源噪声的影响。因而,作为ADC的用户,规划人员有必要在电源规划和布局布线阶段就做好活跃应对。下面是一些有用的提示,可协助规划人员最大程度地进步PCB对电源改动的抗扰度:
对抵达体系板的一切电源轨和总线电压去耦。
记住:每添加一级增益就会每10倍频程添加大约20 dB。
假如电源引线较长并为特定%&&&&&%、器材和/或区域供电,则应再次去耦。
对高频和低频都要去耦。
去耦%&&&&&%接地前的电源进口点常常运用串联铁氧体磁珠。对进入体系板的每个电源电压都要这样做,不管它是来自LDO还