描绘
此 TI 精细验证规划为特定差动输出电路的单端输入供给了原理、组件挑选、仿真、PCB 规划和丈量细节,其间的差动输出电路可将 +0.1V 至 +2.4V 的单端输入转换为 +2.7V 单电源上的 ± 2.3V 差动输出。输出规模经特别限制以使其线性度最大化。此电路包含 2 个扩大器。一个扩大器充任缓冲器,创立电压 Vout+。第二个扩大器使输入反向并添加基准电压以发生 Vout-。Vout+ 和 Vout- 的规模均为 0.1V 至 2.4V。电压差 Vdiff 是 Vout+ 与 Vout- 之间的差值。这将使差动输出电压规模 +2.3V。
特性
100kHz 小信号带宽
低功耗:100mA 电流耗费
±0.1% FSR Vdiff 未校准差错
±0.01% FSR Vdiff 校准差错
在 +1.25V Vcm 时将 0.1V – 2.4V 输入转换为 ±2.3V 输出
原理图/方框图