89C51是一种带4K字节闪耀可编程可擦除只读存储器(FPEROM—Flash Programmable and Erasable Read Only Memory)的低电压、高性能CMOS8位微处理器,俗称单片机。单片机的可擦除只读存储器能够重复擦除100次。该器材选用ATMEL高密度非易失存储器制作技能制作,与工业规范的MCS-51指令集和输出管脚相兼容。因为将多功用8位CPU和闪耀存储器组合在单个芯片中,ATMEL的89C51是一种高效微操控器,89C2051是它的一种精简版别。89C51单片机为许多嵌入式操控体系供给了一种灵活性高且价廉的计划。
首要特性
·与MCS-51 兼容
·4K字节可编程闪耀存储器
·寿数:1000写/擦循环
·数据保存时刻:10年
·全静态作业:0Hz-24MHz
·三级程序存储器确定
·128*8位内部RAM
·32可编程I/O线·
·2个16位守时器/计数器
·5个中止源
·可编程串行通道
·低功耗的搁置和掉电形式
·片内振动器和时钟电路
管脚阐明
VCC:供电电压。
GND:接地。
P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被界说为高阻输入。P0能够用于外部程序数据存储器,它能够被界说为数据/地址的低八位。在FIASH编程时,P0 口作为原码输进口,当FIASH进行校验时,P0输出原码,此刻P0外部有必要被拉高。
P1口:P1口是一个内部上拉电阻的8位双向I/O口,P1口缓冲器能接纳输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平常,将输出电流,这是因为内部上拉的原因。在FLASH编程和校验时,P1口作为低八位地址接纳。
P2口:P2口是一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接纳输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因而作为输入时,P2口的管脚被外部拉低,将输出电流。这是因为内部上拉的原因。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它使用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特别功用寄存器的内容。P2口在FLASH编程和校验时接纳高八位地址信号和操控信号。
P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接纳输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,因为外部下拉为低电平,P3口将输出电流,这是因为上拉的原因。
P3口也可作为AT89C51的一些特别功用口,如下表所示:
管脚 备选功用
P3.0 RXD(串行输进口)
P3.1 TXD(串行输出口)
P3.2 /INT0(外部中止0)
P3.3 /INT1(外部中止1)
P3.4 T0(记时器0外部输入)
P3.5 T1(记时器1外部输入)
P3.6 /WR(外部数据存储器写选通)
P3.7 /RD(外部数据存储器读选通)
P3口一起为闪耀编程和编程校验接纳一些操控信号。
RST:复位输入。当振动器复位器材时,要坚持RST脚两个机器周期的高电平常刻。
ALE/PROG:当拜访外部存储器时,地址锁存答应的输出电平用于锁存地址的位置字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平常,ALE端以不变的频率周期输出正脉冲信号,此频率为振动器频率的1/6。因而它可用作对外部输出的脉冲或用于守时意图。但是要留意的是:每逢用作外部数据存储器时,将越过一个ALE脉冲。如想制止ALE的输出可在SFR8EH地址上置0。此刻, ALE只要在履行MOVX,MOVC指令是ALE才起作用。别的,该引脚被稍微拉高。假如微处理器在外部履行状况ALE制止,置位无效。
/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次/PSEN有用。但在拜访外部数据存储器时,这两次有用的/PSEN信号将不呈现。
/EA/VPP:当/EA坚持低电平常,则在此期间为外部程序存储器(0000H-FFFFH),不论是否有内部程序存储器读取外部ROM数据。留意加密方法1时,/EA将内部确定为RESET;当/EA端坚持高电平常,单片机读取内部程序存储器。(扩展有外部ROM时读取完内部ROM后主动读取外部ROM)。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。
XTAL1:反向振动放大器的输入及内部时钟作业电路的输入。
XTAL2:来自反向振动器的输出。
振动器
XTAL1和XTAL2分别为反向放大器的输入和输出。该反向放大器能够装备为片内振动器。石晶振动和陶瓷振动均可选用。如选用外部时钟源驱动器材,XTAL2应不接。因为输入至内部时钟信号要经过一个二分频触发器,因而对外部时钟信号的脉宽无任何要求,但有必要确保脉冲的凹凸电平要求的宽度。
芯片擦除
整个PEROM阵列和三个确定位的电擦除可经过正确的操控信号组合,并坚持ALE管脚处于低电平10ms 来完结。在芯片擦操作中,代码阵列全被写“1”且在任何非空存储字节被重复编程曾经,该操作有必要被履行。
此外,AT89C51设有稳态逻辑,能够在低到零频率的条件下静态逻辑,支撑两种软件可选的掉电形式。在搁置形式下,CPU停止作业。但RAM,守时器,计数器,串口和中止体系仍在作业。在掉电形式下,保存RAM的内容而且冻住振动器,制止所用其他芯片功用,直到下一个硬件复位停止。
结构特色
8位CPU;
片内振动器和时钟电路;
32根I/O线;
外部存贮器寻址规模ROM、RAM64K;
2个16位的守时器/计数器;
5个中止源,两个中止优先级;
全双工串行口;
布尔处理器;