您的位置 首页 主动

数字扫频式频率特性测试仪的性质

DDS是一种应用数字技术产生信号波形的方法,主要组成:相位累加器、波形存储器、D/A转换器和低通滤波器。基本工作原理是:在参考时钟信号

DDS是一种使用数字技能发生信号波形的办法,首要组成:相位累加器、波形存储器、D/A转化器和低通滤波器。根本作业原理是:在参阅时钟信号的操控下,经过由频率操控字K操控的相位累加器输出相位码,将存储于波形存储器中的波形量化采样数据值按必定的规则读出,经D/A转化和低通滤波后输出波形。

DDS信号发生部分扫频规模100 Hz~100 kHz,频率步进10 Hz。用户可以经过按键挑选定点丈量或特定频率段扫频丈量,并能经过LCD显现预置频率、电机实验网络前后信号幅值、相位差及其极性,还可在示波器上显现幅频特性和相频特性曲线。此外,可以方便地完成定点丈量及特定频率段丈量,可以很好地协助了解频率特性,且其可扩展性好,规划出来的产品体积小,易带着,合适教育等范畴的使用。
设参阅频率源频率为fclk,选用计数容量为2N的相位累加器(N为相位累加器的位数),频率操控字为M,则DDS体系输出信号的频率为fout=fclk/2N×M,频率分辨率为△f=fclk/2N。若选取晶振频率为40 MHz,频率操控字为24位,相位累加器的位数为31位,
此模块选用多周期同步计数法。对输入信号周期进行填充式脉冲计数,具体做法为:使用D触发器发生一个宽度为整数个被测信号周期的同步闸口信号,将同步闸口信号和时钟脉冲信号相与后送入计数器1进行记数,计数值为N1;将同步闸口信号、鉴相脉冲和时钟脉冲三者相与后送入记数器2进行记数,计数值为N2,相位差为φx=(N2/N1)×180。这样可使量化差错大大减小,丈量精度得到进步,
闸口的设置、脉冲间的运算、计数等问题在FPGA内部完成可增加体系的灵活性和丈量精确度,并可减轻硬件方面的作业量。
幅频特性和相频特性归纳称为频率特性。丈量频率的办法有点频法和扫频法。传统的模拟式扫频仪价格昂贵、体积巨大,不能直接得

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/ziliao/zhudong/215590.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部