ADRV9009相关信息来自ADI官网,详细参数以官网发布为准,ADRV9009供给信息可在查IC网查找相关供给商。
产品概况
ADRV9009是一款高集成度射频(RF)、捷变收发器,供给双通道发射器和接纳器、集成式频率组成器以及数字信号处理功用。这款IC具有多样化的高性能和低功耗组合,以满意3G、4G和5G宏蜂窝时分双工(TDD)基站运用要求。
接纳途径由两个独立的宽带宽、直接变频接纳器组成,具有一流的动态规模。该器材还支撑用于TDD运用的宽带宽、时刻同享观测途径接纳器(ORx)。完好的接纳子体系具有主动和手动衰减操控、直流失调校对、正交差错校对(QEC)和数字滤波功用,然后消除了在数字基带中供给这些功用的必要性。还集成了多种辅佐功用,比方模数转换器(ADC)、数模转换器(DAC)、用于功率放大器(PA)的通用输入/输出(GPIO)以及RF前端操控。
除主动增益操控(AGC)之外,ADRV9009还具有灵敏的外部增益操控形式,且在动态设置体系级增益方面具有极大的灵敏性。
接纳信号经过具有固有抗混叠特性的一组四个高动态规模、接连时刻Σ-Δ ADC完成数字化。比较传统的中频(IF)接纳器时,直接变频架构组合不会呈现带外镜像混频或短少混叠,可下降对RF滤波器的要求。
发射器选用立异的直接变频调制器,可完成高调制精度和极低的噪声。
观测接纳器途径由一个宽带宽、直接变频接纳器组成,具有一流的动态规模。
彻底集成的锁相环(PLL)可一起针对发射器(Tx)和接纳器(Rx)信号途径供给高性能、低功耗的小数N分频RF频率组成。额定的频率组成器可生成转换器、数字电路和串行接口所需的时钟。多芯片同步机制可同步RF本振(LO)相位和多个ADRV9009芯片之间的基带时钟。一起采纳防范措施,以满意高性能基站运用的阻隔要求。还集成了一切压控振荡器(VCO)和环路滤波器元件。
高速JESD204B接口支撑最高达12.288 Gbps的通道速率,在最宽带宽形式下完成每发射器两个通道以及每接纳器单个通道。该接口还支撑针对更低带宽的交织形式,然后将高速数据接口通道总数降至1。还支撑两种固定和浮点数据格局。浮点格局使内部AGC对解调器器材不行见。
ADRV9009的内核可由1.3 V稳压器至1.8 V稳压器直接供电并经过规范的四线式串行端口进行操控。全面的节电形式可将正常运用情况下的功耗降至最低。ADRV9009选用12 mm × 12 mm、196引脚芯片级球栅阵列封装(CSP_BGA)。
运用
- 3G、4G和5G TDD宏蜂窝基站
- TDD有源天线体系
- 大规模多路输入、多路输出(MIMO)
- 相控阵雷达
- 电子战
- 军事通讯
- 便携测验设备
优势和特色
- 双发射器
- 双接纳器
- 双输入同享调查接纳器
- 最大接纳器带宽:200 MHz
- 最大可调谐发射器组成带宽:450 MHz
- 最大调查接纳器带宽:450 MHz
- 全集成的小数 N 射频组成器
- 全集成的时钟组成器
- 适用于射频 LO 和基带时钟的多芯片相位同步
- JESD204B 数据途径接口
- 调谐规模:75 MHz 至 6000 MHz
ADRV9009电路图
ADRV9009中文PDF下载地址
ADRV9009下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/ADRV9009.pdf